Spausdinti puslapį
Paveikslėlis yra tik kaip iliustracija. Žr. produkto aprašymą.
GamintojasMICRON
Gamintojo detalės nr.MT41K128M8DA-107:J
Užsakymo kodas4050840
Techninės specifikacijos
532 Sandėlyje
Reikia daugiau?
Pristatymas per 1–2 darbo dienas
Užsakymas iki 17:00 val., standartinis pristatymas
Kiekis | |
---|---|
1+ | 3,730 € |
10+ | 3,370 € |
25+ | 3,210 € |
50+ | 3,100 € |
100+ | 2,990 € |
250+ | 2,970 € |
500+ | 2,950 € |
1000+ | 2,930 € |
Kaina, skirta:Each
Minimalus: 1
Keli: 1
3,73 € (be PVM)
Pridėti dalies Nr. ir (ar) eilutės pastabą
Į užsakymo patvirtinimą, sąskaitą faktūrą ir važtaraštį įrašyta tik šiam užsakymui.
Šis numeris bus įrašytas į užsakymo patvirtinimą, sąskaitą faktūrą, važtaraštį, internetinio patvirtinimo el. laišką ir prekės etiketę.
Informacija apie produktą
GamintojasMICRON
Gamintojo detalės nr.MT41K128M8DA-107:J
Užsakymo kodas4050840
Techninės specifikacijos
DRAM TypeDDR3L
Memory Density1Gbit
Memory Configuration128M x 8bit
Clock Frequency Max933MHz
IC Case / PackageTFBGA
No. of Pins78Pins
Supply Voltage Nom1.35V
IC MountingSurface Mount
Operating Temperature Min0°C
Operating Temperature Max95°C
Product Range-
SVHCNo SVHC (17-Dec-2015)
Produktų apžvalga
MT41K128M8DA-107:J is a DDR3L SDRAM. It uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is an 8n-prefetch architecture with an interface designed to transfer two data words per clock cycle at the I/O pins. A single read or write operation for the DDR3 SDRAM consists of a single 8n-bit-wide, four-clock cycle data transfer at the internal DRAM core and eight corresponding n-bit-wide, one-half-clock-cycle data transfers at the I/O pins.
- 128Meg x 8 configuration, data rate is 1866MT/s
- Packaging style is 78-ball 8mm x 10.5mm FBGA
- Timing (cycle time) is 1.07ns at CL = 13 (DDR3-1866)
- Operating temperature range is 0°C to +95°C, multipurpose register
- Supply voltage range is 1.283V to 1.45V, output driver calibration
- Differential bidirectional data strobe, 8n-bit prefetch architecture
- Differential clock inputs (CK, CK#), 8 internal banks
- Programmable CAS (READ) latency (CL), programmable CAS additive latency (AL)
- Selectable BC4 or BL8 on-the-fly (OTF), self refresh mode
- Self refresh temperature (SRT), automatic self refresh (ASR)
Techniniai duomenys
DRAM Type
DDR3L
Memory Configuration
128M x 8bit
IC Case / Package
TFBGA
Supply Voltage Nom
1.35V
Operating Temperature Min
0°C
Product Range
-
Memory Density
1Gbit
Clock Frequency Max
933MHz
No. of Pins
78Pins
IC Mounting
Surface Mount
Operating Temperature Max
95°C
SVHC
No SVHC (17-Dec-2015)
Techniniai duomenys (1)
Teisinė ir aplinkosaugos informacija
Kilmės šalis:
Šalis, kurioje paskutinį kartą gamintojo atliktas stambus gamybos procesasKilmės šalis:Taiwan
Šalis, kurioje paskutinį kartą gamintojo atliktas stambus gamybos procesas
Šalis, kurioje paskutinį kartą gamintojo atliktas stambus gamybos procesasKilmės šalis:Taiwan
Šalis, kurioje paskutinį kartą gamintojo atliktas stambus gamybos procesas
Tarifo nr.:85423239
US ECCN:EAR99
EU ECCN:NLR
RoHS suderinamumas:Taip
„RoHS“
RoHS reikalavimai dėl ftalatų naudojimo atitikties:Taip
„RoHS“
SVHC:No SVHC (17-Dec-2015)
Atsisiųskite gaminio atitikties sertifikatą
Gaminio atitikties sertifikatas
Svoris (kg):.000001
Produkto kilmės atsekamumas